Anzeigesprache
Zur Modulseite PDF generieren

#40222 / #3

Seit SS 2017

Deutsch/Englisch

High-Frequency Data Converter Techniques (HFDC)
High-Frequency Data Converter Techniques

9

Gerfers, Friedel

benotet

Portfolioprüfung

Zugehörigkeit


Fakultät IV

Institut für Technische Informatik und Mikroelektronik

34341200 FG Mixed Signal Circuit Design

Keine Angabe

Kontakt


EN 4

Gerfers, Friedel

friedel.gerfers@tu-berlin.de

Lernergebnisse

Der kontinuierliche Fortschritt im Bereich der integrierten nanoelektronischen Schaltungen und Systemen erlaubt es, immer komplexere Funktionalität mit stetig steigenden Arbeitsgeschwindigkeiten in einem Systems-on-Chip Ansatz zu integrieren. Das Modul „High-Frequency Data Converter Techniques“ greift diese technologische Entwicklung auf und befasst sich dem Architektur, Design und der Arbeitsweise von hochfrequenten hochgenauen Analog-Digital Umsetzer (ADCs), Digital-Analog Umsetzer (DACs), Phase-Locked Loops (PLLS) usw. die für Anwendungsfelder wie Wireless-Infrastruktur Anwendungen (z.B. LTE), Transceiver Systeme für elektro-optische Anwendungen (z.B. Silicon Photonics), verlustleistungsarme Sensorsysteme für biomedizinische Anwendungen (z.B. Nervenstimulation) oder Themen aus der Automobilelektronik oder Internet-of-Things (IoT) grundlegend sind.

Lehrinhalte

In diesem Kurs werden die folgenden Themen vermittelt: 1. High-Speed Transceiver-Architekturen, Wireline Receiver und Transmitter, Equalizer 2. Nyquist-rate ADCs, Oversampling ADCs, SAR ADCs, Slope ADCs sowie deren Vor- und Nachteile, 3. SC Technik, Track-&-Hold Architecturen, Noise Folding, Komparatoren 4. Nyquist-rate DAC, oversampling DACs, current-steering vs voltage-mode sowie deren Vor- und Nachteile 5. Programmiere Amplifier (PGA / VGA), Anti-Aliasing Filter 6. Z-Transformation, diskrete Fast-Fourier Transformation, Auflösung, Linearität 7. Layout

Modulbestandteile

Pflichtgruppe:

Die folgenden Veranstaltungen sind für das Modul obligatorisch:

LehrveranstaltungenArtNummerTurnusSpracheSWSVZ
High-Frequency Data Converters: Design and ImplementationVLSoSeKeine Angabe2
High-Frequency Data Converters: Design and ImplementationPJSoSeKeine Angabe2

Arbeitsaufwand und Leistungspunkte

High-Frequency Data Converters: Design and Implementation (VL):

AufwandbeschreibungMultiplikatorStundenGesamt
Präsenzzeit15.02.0h30.0h
Vor-/Nachbereitung15.04.0h60.0h
90.0h(~3 LP)

High-Frequency Data Converters: Design and Implementation (PJ):

AufwandbeschreibungMultiplikatorStundenGesamt
Präsenzzeit15.02.0h30.0h
Vor-/Nachbereitung15.010.0h150.0h
180.0h(~6 LP)
Der Aufwand des Moduls summiert sich zu 270.0 Stunden. Damit umfasst das Modul 9 Leistungspunkte.

Beschreibung der Lehr- und Lernformen

Keine Angabe

Voraussetzungen für die Teilnahme / Prüfung

Wünschenswerte Voraussetzungen für die Teilnahme an den Lehrveranstaltungen:

Keine Angabe

Verpflichtende Voraussetzungen für die Modulprüfungsanmeldung:

Dieses Modul hat keine Prüfungsvoraussetzungen.

Abschluss des Moduls

Benotung

benotet

Prüfungsform

Art der Portfolioprüfung

100 Punkte insgesamt

Sprache

Deutsch/Englisch

Prüfungselemente

NamePunkteKategorieDauer/Umfang
(Ergebnisprüfung) Projekt / Vortrag60mündlich15 - 20min
(Punktuelle Leistungsabfrage) Mündlicher Test des Vorlesungsstoffe40mündlich30-45min

Notenschlüssel

Notenschlüssel »Notenschlüssel 1: Fak IV (1)«

Gesamtpunktzahl1.01.31.72.02.32.73.03.33.74.0
100.0pt86.0pt82.0pt78.0pt74.0pt70.0pt66.0pt62.0pt58.0pt54.0pt50.0pt

Prüfungsbeschreibung (Abschluss des Moduls)

Oral exam of 30-45 minutes.

Dauer des Moduls

Für Belegung und Abschluss des Moduls ist folgende Semesteranzahl veranschlagt:
1 Semester.

Dieses Modul kann in folgenden Semestern begonnen werden:
Sommersemester.

Maximale teilnehmende Personen

Dieses Modul ist nicht auf eine Anzahl Studierender begrenzt.

Anmeldeformalitäten

Registration @ first lecture

Literaturhinweise, Skripte

Skript in Papierform

Verfügbarkeit:  nicht verfügbar

 

Skript in elektronischer Form

Verfügbarkeit:  verfügbar
Zusätzliche Informationen:
Available via ISIS

 

Literatur

Empfohlene Literatur
1. Understanding Delta-SIGMA Data Converters, Richard Schreier und Gabor C. Temes, November 2004
2. Continuous-Time Sigma-Delta A/D Conversion: Fundamentals, Performance Limits and Robust Implementations Friedel Gerfers und Maurits Ortmanns, Dezember 2005
3. Data Converters, Franco Maloberti, Januar 2007
4. Analog-to-Digital Conversion, Marcel J.M. Pelgrom, Dezember 2012
CMOS Analog Circuit Design,P. Allen and D. Holberg
Design of Analog CMOS Integrated CircuitsBehzad Razavi, McGraw-Hill, 2000.

Zugeordnete Studiengänge


Diese Modulversion wird in folgenden Studiengängen verwendet:

Studiengang / StuPOStuPOsVerwendungenErste VerwendungLetzte Verwendung
Computer Engineering (M. Sc.)160SS 2017SoSe 2024
Elektrotechnik (M. Sc.)160SS 2017SoSe 2024
Medientechnik (B. Sc.)112WS 2018/19SoSe 2024
Medientechnik (M. Sc.)14WiSe 2023/24SoSe 2024
Wirtschaftsingenieurwesen (M. Sc.)115WS 2017/18SoSe 2024

Studierende anderer Studiengänge können dieses Modul ohne Kapazitätsprüfung belegen.

Sonstiges

Keine Angabe