Zur Modulseite PDF generieren

#40158 / #1

SS 2015 - WS 2016/17

Deutsch, Englisch

Digital Integrated Circuits

6

Gerfers, Friedel

Benotet

Mündliche Prüfung

Deutsch, Englisch

Zugehörigkeit


Fakultät IV

Institut für Technische Informatik und Mikroelektronik

34341200 FG Mixed Signal Circuit Design

Keine Angabe

Kontakt


EN 4

Runge, Marcel

marcel.runge@tu-berlin.de

Lernergebnisse

Vermittlung fundierter Grundlagenkenntnisse über den gesamten Entwurfsprozess integrierter digitaler Schaltungen, Halbleiterbauelemente, Herstellungsprozess, Layout, Grundlagen des digitalen CMOS Schaltungsentwurfs (Gatter, Transmission Gates, Logikfamilien), Sequentielle Schaltungen, Arithmetische Schaltungen

Lehrinhalte

In diesem Kurs werden die folgenden Themen: 1. Überprüfung der MOS-Kondensator und Transistor Physik, mathematische Gleichungen 2. CMOS-Herstellungsprozess, die Layouterzeugung 3. CMOS-Inverter-Design, Stromverbrauch, Laufzeit 4. CMOS Komplexgatter, 5. Dynamische CMOS-Logik, Stromverbrauch, Laufzeitverzögerung 6. CMOS Latches, CMOS-Register

Modulbestandteile

Pflichtbereich

Die folgenden Veranstaltungen sind für das Modul obligatorisch:

LehrveranstaltungenArtNummerTurnusSpracheSWS ISIS VVZ
Integrierte SchaltungenVL0433 L 608WiSe/SoSeKeine Angabe2
Integrierte SchaltungenUE0433 L 609WiSe/SoSeKeine Angabe1

Arbeitsaufwand und Leistungspunkte

Integrierte Schaltungen (VL):

AufwandbeschreibungMultiplikatorStundenGesamt
Präsenzzeit15.02.0h30.0h
Vor-/Nachbereitung15.04.0h60.0h
90.0h(~3 LP)

Integrierte Schaltungen (UE):

AufwandbeschreibungMultiplikatorStundenGesamt
Präsenzzeit15.01.0h15.0h
Vor-/Nachbereitung15.05.0h75.0h
90.0h(~3 LP)
Der Aufwand des Moduls summiert sich zu 180.0 Stunden. Damit umfasst das Modul 6 Leistungspunkte.

Beschreibung der Lehr- und Lernformen

Keine Angabe

Voraussetzungen für die Teilnahme / Prüfung

Wünschenswerte Voraussetzungen für die Teilnahme an den Lehrveranstaltungen:

No explicit requirement exist

Verpflichtende Voraussetzungen für die Modulprüfungsanmeldung:

Dieses Modul hat keine Prüfungsvoraussetzungen.

Abschluss des Moduls

Benotung

Benotet

Prüfungsform

Mündliche Prüfung

Sprache(n)

Deutsch, Englisch

Dauer/Umfang

Keine Angabe

Dauer des Moduls

Für Belegung und Abschluss des Moduls ist folgende Semesteranzahl veranschlagt:
1 Semester.

Dieses Modul kann in folgenden Semestern begonnen werden:
Winter- und Sommersemester.

Maximale teilnehmende Personen

Dieses Modul ist nicht auf eine Anzahl Studierender begrenzt.

Anmeldeformalitäten

No specific requirements

Literaturhinweise, Skripte

Skript in Papierform

Verfügbarkeit:  nicht verfügbar

 

Skript in elektronischer Form

Verfügbarkeit:  verfügbar

 

Literatur

Empfohlene Literatur
J. M. Rabaey, A. P. Chandrakasan, B. Nikolic, Digital Integrated Circuits, Prentice-Hall
N. Weste and K. Eshraghian, Principles of CMOS VLSI Design; A Systems Perspective Addison-Wesley
R. Jacob Baker, H. W. Li, D. E. Boyce, CMOS Circuit Design, Layout, and Simulation, IEEE Press
T. Noll, H. Klar, Integrierte Digitale Schaltungen, Springer
U. Tietze, C. Schenk, Halbleiter Schaltungstechnik, Springer

Zugeordnete Studiengänge


Diese Modulversion wird in folgenden Studiengängen verwendet:

Studiengang / StuPOStuPOsVerwendungenErste VerwendungLetzte Verwendung
Dieses Modul findet in keinem Studiengang Verwendung.

Studierende anderer Studiengänge können dieses Modul ohne Kapazitätsprüfung belegen.

Sonstiges

Keine Angabe