Navigation Zur Modulseite
Anzeigesprache

System-on-Chip (SOC) + ARM Lab

9 LP

Deutsch/Englisch

#40224 / #3

Seit SS 2017

Fakultät IV

EN 4

Institut für Technische Informatik und Mikroelektronik

34341200 FG Mixed Signal Circuit Design

Gerfers, Friedel

Wolf, Norman

friedel.gerfers@tu-berlin.de

POS-Nummer PORD-Nummer Modultitel
2345900 36328 System-on-Chip (SOC) + ARM Lab

Lernergebnisse

Die Studierenden beherrschen in Theorie und Praxis den Entwurf von Mikroprozessor-basierten hochkomplexen digitalen Schaltungen und Systemen incl. Betriebssysteme, ARM-Prozessorarchitektur, Speicherhierarchie, On- und Off-Chip-Bussysteme sowie Test- und Debug-Möglichkeiten. Am Ende des Projekts werden die Studierenden ihre eigene SoC-Idee erfolgreich in Hardware umgesetzt haben.

Lehrinhalte

Hardwareentwurf und Programmierung von "Embedded Systems", SoC Grundlagen des Entwurfs von komplexen SoCs. Design-Flow und -Methoden, IP Reuse, Hardware-Software Co-Design, SoC Architekturen, Echtzeit-Betriebssysteme, ARM-Prozessorarchitekturen, Speichertypen und Speicherhierachie, On- und Off- Chip-Bussysteme (z.B. AXI), Test und Debug-Methoden. Umgang mit komplexen Tools für den Entwurf von digitalen Schaltungen (HDL-Designer von Mentor) und dem komplexen Design-Flow für die Integration des Hardware(VHDL)-Software(C)-Co-Design auf einer FPGA-Prototypenplattform. In Gruppen von 3-4 Personen werden vorbereitende Übungsaufgaben gelöst, um in der Lage zu sein, in der zweiten Hälfte des Semersters die eigene Projektidee als SoC zu realisieren.

Modulbestandteile

Pflichtgruppe:

Die folgenden Veranstaltungen sind für das Modul obligatorisch:

Lehrveranstaltungen Art Nummer Turnus Sprache SWS
System-on-Chip - (ARM) Projekt PJ 0433 L 600 SS Keine Angabe 4
System-on-Chip - Entwurf und Programmierung VL 0433 L 601 SS Keine Angabe 2

Arbeitsaufwand und Leistungspunkte

System-on-Chip - (ARM) Projekt (PJ):

Aufwandbeschreibung Multiplikator Stunden Gesamt
Gruppenarbeit im Rechnerpool 15.0 8.0h 120.0h
Präsenzzeit 15.0 2.0h 30.0h
Vor-/Nachbereitung 15.0 2.0h 30.0h
180.0h (~6 LP)

System-on-Chip - Entwurf und Programmierung (VL):

Aufwandbeschreibung Multiplikator Stunden Gesamt
Präsenzzeit 15.0 2.0h 30.0h
Vor-/Nachbereitung 15.0 4.0h 60.0h
90.0h (~3 LP)
Der Aufwand des Moduls summiert sich zu 270.0 Stunden. Damit umfasst das Modul 9 Leistungspunkte.

Beschreibung der Lehr- und Lernformen

-

Voraussetzungen für die Teilnahme / Prüfung

Wünschenswerte Voraussetzungen für die Teilnahme an den Lehrveranstaltungen:

Keine Angabe

Verpflichtende Voraussetzungen für die Modulprüfungsanmeldung:

Keine Angabe

Abschluss des Moduls

Benotung:

benotet

Prüfungsform:

Portfolioprüfung

Sprache:

Deutsch/Englisch

Art der Portfolioprüfung

100 Punkte insgesamt

Prüfungselemente

Name Punkte Kategorie Dauer/Umfang
(Deliverable assessment) project / presentation 60 praktisch Projekt, Übungen
(Examination) oral examination of lecture material 40 mündlich 45 min

Notenschlüssel

1.01.31.72.02.32.73.03.33.74.0
86.082.078.074.070.066.062.058.054.050.0

Prüfungsbeschreibung (Abschluss des Moduls)

All points of "Prüfungselemente" will be added up. The final grade will be calculated form total points and the "Notenschlüssel 1".

Dauer des Moduls

Dieses Modul kann in einem Semester abgeschlossen werden.

Maximale teilnehmende Personen

Dieses Modul ist nicht auf eine Anzahl Studierender begrenzt.

Anmeldeformalitäten

Keine Angabe

Literaturhinweise, Skripte

Skript in Papierform

Verfügbarkeit:  nicht verfügbar

Skript in elektronischer Form

Verfügbarkeit:  verfügbar
Zusätzliche Informationen:
Provided via ISIS

Literatur

Empfohlene Literatur
A. Chandrakasan, W. J. Bowhill, F. Fox; Design of High Performance Microprocessor Circuits¨, IEEE Press, 2001
Frank Vahid, Tony Givargis; "Embedded System Design: A Unified Hardware/Software Introduction", John Wiley & Sons
Steve Furber; "ARM System-on-Chip Architecture (2nd Edition)¨, Addison-Wesley Professional
Walter Lange, Martin Bogdan, Thomas Schweizer, "Eingebettete Systeme: Entwurf, Modellierung und Synthese“, 412 Seiten, De Gruyter Oldenbourg 2015, ISBN-13: 978-3110290189
Y. Taur, T. H. Ning; "Fundamentals of Modern VLSI Devices¨, Cambridge University Press, 1998
„The Design Warrior's Guide to FPGAs: Devices, Tools and Flows”,558 Seiten, Newnes, 2004, ISBN-13: 978-0750676045

Zugeordnete Studiengänge

Dieses Modul wird auf folgenden Modullisten verwendet:

Studierende anderer Studiengänge können dieses Modul ohne Kapazitätsprüfung belegen.

Sonstiges

Keine Angabe